图书介绍
数字电路与逻辑设计 第2版pdf电子书版本下载
- 林红主编;张士军,周鑫霞编著 著
- 出版社: 北京:清华大学出版社
- ISBN:9787302193845
- 出版时间:2004
- 标注页数:313页
- 文件大小:16MB
- 文件页数:329页
- 主题词:数字电路-逻辑设计-高等学校-教材
PDF下载
下载说明
数字电路与逻辑设计 第2版PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数字逻辑电路基础知识 1
1.1数字电路的特点 1
1.2数制 2
1.2.1十进制 2
1.2.2二进制 2
1.2.3十六进制 3
1.2.4不同进制数的表示符号 3
1.3不同进制数之间的转换 4
1.3.1二、十六进制数转换成十进制数 4
1.3.2二进制与十六进制数之间的转换 4
1.3.3十进制数转换成二、十六进制数 5
1.4二进制代码 6
1.4.1自然二进制代码 6
1.4.2二—十进制代码(BCD码) 7
1.4.3 ASCII码 7
1.5基本逻辑运算 8
1.5.1与逻辑运算 8
1.5.2或逻辑运算 9
1.5.3非逻辑运算 10
1.6小结 10
习题 11
第2章 逻辑门电路 12
2.1开关元件的开关特性 12
2.1.1二极管的开关特性 12
2.1.2晶体管的开关特性 13
2.2基本逻辑门电路 14
2.2.1与门电路 14
2.2.2或门电路 15
2.2.3非门电路 16
2.2.4复合逻辑门 17
2.2.5正逻辑和负逻辑 18
2.3 TTL数字集成逻辑门电路 19
2.3.1基本TTL与非门工作原理 19
2.3.2 TTL与非门的技术参数 21
2.3.3 TTL集电极开路门 24
2.3.4三态门 26
2.3.5 TTL常用集成电路芯片 29
2.4 ECL逻辑门电路 30
2.4.1电路的基本结构 31
2.4.2 ECL门的工作特点 32
2.5其他双极型逻辑门 32
2.5.1高阈值逻辑电路 32
2.5.2集成注入逻辑电路 33
2.6 MOS逻辑门电路 33
2.6.1 MOS场效应管及其开关特性 33
2.6.2 NMOS逻辑电路 34
2.6.3 CMOS逻辑电路 35
2.7数字集成电路使用中应注意的问题 37
2.7.1电源 37
2.7.2输出端的连接 37
2.7.3不用输入端的处理 37
2.7.4负载使用 37
2.7.5 CMOS电路的储电防护 37
2.7.6 CMOS电路与TTL电路的连接 38
2.8小结 38
习题 39
第3章 逻辑代数与逻辑函数 45
3.1逻辑代数的基本运算 45
3.1.1基本运算公式 45
3.1.2基本运算定律 45
3.1.3基本运算规则 46
3.2逻辑函数的变换和化简 47
3.2.1逻辑函数变换和化简的意义 47
3.2.2逻辑函数的代数法变换 48
3.2.3逻辑函数的代数法化简 48
3.3逻辑函数的卡诺图法化简法与变换 50
3.3.1最小项 50
3.3.2逻辑函数的最小项表达式 51
3.3.3卡诺图 52
3.3.4逻辑函数的卡诺图表示 53
3.3.5逻辑函数的卡诺图化简 54
3.3.6逻辑函数的卡诺图变换 57
3.4逻辑函数门电路的实现 58
3.5小结 60
习题 60
第4章 组合逻辑电路 64
4.1组合逻辑电路的分析与设计 64
4.1.1组合逻辑电路的分析 64
4.1.2组合逻辑电路的设计 66
4.2组合逻辑电路的竞争冒险 69
4.2.1产生竞争冒险的原因 69
4.2.2竞争冒险的检查方法 70
4.2.3竞争冒险的消除 72
4.3编码器 72
4.3.1编码器的工作原理 72
4.3.2集成电路编码器 74
4.4译码器 78
4.4.1唯一地址译码器 79
4.4.2数字显示器 83
4.5数据分配器与数据选择器 85
4.5.1数据分配器 85
4.5.2数据选择器 86
4.6加法器与算术逻辑单元 89
4.6.1半加器 89
4.6.2全加器 90
4.6.3多位加法器 91
4.7数值比较器 95
4.7.1比较器的构成原理 95
4.7.2集成数值比较器 95
4.8小结 99
习题 100
第5章 触发器 105
5.1 RS触发器 105
5.1.1基本RS触发器 105
5.1.2同步RS触发器 109
5.1.3主从RS触发器 111
5.1.4集成RS触发器 113
5.2 JK触发器 114
5.2.1主从JK触发器 114
5.2.2边沿JK触发器 117
5.2.3集成JK触发器 119
5.3 D触发器与T触发器 120
5.3.1 D触发器 120
5.3.2 T触发器 123
5.4触发器的建立时间和保持时间 123
5.5触发器的功能转换 124
5.6小结 125
习题 126
第6章 时序逻辑电路 133
6.1时序逻辑电路的基本概念 133
6.1.1时序逻辑电路的基本结构及特点 133
6.1.2时序逻辑电路的分类 134
6.1.3时序逻辑电路功能的描述方法 134
6.2时序逻辑电路的分析 135
6.2.1分析时序逻辑电路的一般步骤 136
6.2.2同步时序逻辑电路的分析举例 136
6.2.3异步时序逻辑电路的分析举例 142
6.3同步时序电路的设计方法 144
6.3.1同步时序逻辑电路设计的一般步骤 144
6.3.2同步时序逻辑电路设计举例 146
6.4计数器 153
6.4.1二进制计数器 153
6.4.2集成计数器 160
6.5寄存器 168
6.5.1数据寄存器 169
6.5.2移位寄存器 170
6.5.3移位寄存器型计数器 170
6.5.4多功能寄存器 176
6.6算法状态机 179
6.6.1 ASM图 179
6.6.2设计举例 182
6.7小结 188
习题 188
第7章 半导体存储器和可编程逻辑器件 199
7.1半导体存储器概述 199
7.1.1半导体存储器的分类 199
7.1.2半导体存储器的基本结构 199
7.1.3半导体存储器的技术指标 201
7.2随机存取存储器(RAM) 201
7.2.1 RAM存储单元 201
7.2.2集成RAM简介 204
7.2.3 RAM存储容量的扩展 206
7.3只读存储器(ROM) 210
7.3.1存储数据的基本原理 210
7.3.2读数原理 212
7.4可编程逻辑器件(PLD) 214
7.4.1 PLD电路表示法 214
7.4.2可编程阵列逻辑器件(PAL) 218
7.4.3可编程通用阵列逻辑器件(GAL) 219
7.4.4可编程阵列逻辑(PLA) 227
7.5小结 229
习题 230
第8章 脉冲波形的产生与变换 234
8.1概述 234
8.1.1脉冲波形产生与变换电路的组成 234
8.1.2 555定时器 234
8.2多谐振荡器 236
8.2.1由与非门组成的多谐振荡器 236
8.2.2石英晶体时钟脉冲发生器 238
8.2.3由555定时器组成的多谐振荡器 240
8.3单稳态触发器 243
8.3.1由与非门组成的单稳态触发器 243
8.3.2由555定时器组成的单稳态触发器 245
8.4施密特触发器 248
8.5小结 251
习题 252
第9章 数模和模数转换器 254
9.1 D/A转换器 254
9.1.1权电阻型D/A转换器 254
9.1.2倒T形电阻网络D/A转换器 256
9.1.3 D/A转换器的主要技术参数 258
9.1.4集成D/A转换器 259
9.2 A/D转换器 260
9.2.1采样-保持电路 261
9.2.2并行A/D转换器 261
9.2.3逐次逼近式A/D转换器 263
9.2.4双积分式A/D转换器 266
9.3小结 269
习题 269
附录A 国家标准GB4728.12—85 271
附录B 常用逻辑符号对照表 278
附录C TTL和CMOS逻辑门电路的技术参数 280
附录D 国家标准GB3430—82《国产半导体集成电路型号命名法》 281
部分习题答案 283
自测试卷 296
自测试卷答案 308
参考文献 313