图书介绍

数字逻辑设计基础 下pdf电子书版本下载

数字逻辑设计基础  下
  • 罗朝杰编著 著
  • 出版社: 北京:人民邮电出版社
  • ISBN:15045·总2642有5268
  • 出版时间:1983
  • 标注页数:358页
  • 文件大小:21MB
  • 文件页数:365页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑设计基础 下PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目 录 1

第六章触发器逻辑设计 1

第一节时序逻辑电路的基本概念 1

一、组合逻辑电路和时序逻辑电路 1

二、时序逻辑电路的结构和基本概念 3

三、状态表和状态图 7

四、基本触发器设计 9

五、三态触发器设计 11

第二节功能触发器设计 12

一、概述 12

二、RS触发器设计 13

二、移位寄存器设计 18

三、D型触发器设计 19

四、T型触发器设计 21

五、JK触发器设计 24

六、简单触发器存在的问题 28

第三节边沿操作型触发器设计 31

一、概述 31

二、维持逻辑和阻塞逻辑 32

三、维持阻塞触发器设计 34

四、主从结构的工作原理 39

六、可靠性问题 41

五、主从触发器 41

第四节集成单元触发器 44

一、概述 44

二、集成单元D型触发器 45

三、集成单元JK触发器 46

四、集成单元JK引导器 48

五、触发器之间的相互转换 49

思考题和习题 52

第七章时序逻辑设计基础 55

一、时序系统的设计过程 55

第一节建立原始状态表 55

二、建立原始状态图 56

三、建立原始状态表 60

第二节状态化简 63

一、概述 63

二、完全描述系统的状态化简(隐含表法) 64

三、完全描述系统的状态化简(输出分类法) 69

四、非完全描述系统的状态化简 72

第三节状态分配 83

一、概述 83

二、状态分配的基本分析方法 85

三、利用相邻性的状态分配 89

四、降低相关性的状态分配 92

第四节状态函数化简 99

一、动态卡诺图 99

二、状态函数化简 103

三、输出函数化简 110

四、同步时序系统设计举例 113

一、异步时序系统分析 117

第五节异步时序系统 117

二、竞争和冒险 120

三、异步时序系统的状态化简 123

四、异步时序系统的状态分配 126

五、异步时序电路设计举例 131

思考题和习题 135

第八章常用时序逻辑部件设计 143

第一节同步计数器设计 143

一、概述 143

二、二进制同步计数器设计 145

三、十进制同步计数器设计 147

四、特殊功能同步计数器设计 150

五、任意进制同步计数器设计 157

六、多余状态分析 165

第二节串行计数器设计 167

一、概述 167

二、二进制串行计数器设计 167

三、时钟覆盖设计法 169

四、组合计数器设计 177

五、计数器中的冒险现象—译码脉冲 181

六、计数器的最高工作频率 182

一、寄存器 183

第三节移位型时序逻辑部件设计 183

三、环形计数器设计 188

四、扭形计数器设计 189

五、移位计数器设计 192

六、脉冲分配器设计 195

七、序列滤波器设计 196

八、序列发生器设计 202

九、伪随机序列发生器设计 206

第四节数字运算电路设计 212

一、概述 212

二、二进制加法器设计 212

三、十进制加法器设计 215

四、减法器和加/减器设计 219

五、乘法器设计 223

六、除法器设计 225

第五节中规模集成时序部件 226

一、概述 226

二、MSI串行计数器 227

三、MSI同步计数器 229

四、MSI移位寄存器 234

思考题和习题 236

第九章半导体存贮器 239

第一节概述 239

一、存贮器的分类 239

二、存贮器的主要指标 240

三、存贮器的一般框图 241

四、单向译码存贮矩阵 241

五、双向译码存贮矩阵 242

六、页面结构 243

第二节双极型随机存贮器(RAM) 245

一、TTL射极读写随机存贮器 245

二、TTL集电极读写随机存贮器 250

三、TTL位片存贮器实例 252

四、I2L随机存贮器 254

五、ECL随机存贮器 255

第三节MOS随机存贮器 256

一、MOS动态移位单元 256

二、CMOS动态移位单元 259

三、MOS静态移位单元 260

四、MOS静态存贮单元 261

五、MOS动态存贮单元 261

六、顺序存取存贮器 263

七、大规模集成MOS动态存贮器 265

第四节只读存贮器(ROM) 268

一、DTL只读存贮器(DTL-ROM) 268

二、TTL只读存贮器(TTL-ROM) 269

三、I2L只读存贮器(I2L-ROM) 271

四、MOS只读存贮器(MOS-ROM) 272

五、可编程序只读存贮器(PROM) 273

六、只读存贮器应用举例 274

第五节可编程序逻辑阵列(PLA) 279

一、可编程序逻辑阵列的结构 279

二、组合型PLA 280

三、时序型PLA 281

第六节 电荷控制器件(CCD) 284

一、CCD器件的结构 284

二、电荷存贮 285

三、电荷转移 286

四、输入输出结构 287

五、CCD存贮器 288

思考题和习题 288

第十章数字系统设计 291

第一节数字系统概述 291

一、一般数字系统 291

二、数字计算系统 292

三、通用计算机的结构 293

四、系统模拟 296

一、控制器概述 297

第二节小型数字系统设计 297

二、移位型控制器设计 298

三、计数型控制器设计 301

四、用中规模集成组件设计控制器 304

五、微程序控制器设计 305

第三节用时序流程图设计数字系统 309

一、降维卡诺图 310

二、时序流程图 313

三、状态函数化简 315

四、设计举例 319

一、概述 324

第四节寄存器传送语言 324

二、基本符号 325

三、基本语句 329

四、硬件程序 335

五、程序流图 337

六、寄存器传送的实现 338

七、控制器设计 343

八、应用举例 348

思考题和习题 352

主要参考文献 357

精品推荐