图书介绍

基于Verilog HDL的数字系统设计快速入门pdf电子书版本下载

基于Verilog HDL的数字系统设计快速入门
  • 高敬鹏,武超群编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:9787121294884
  • 出版时间:2016
  • 标注页数:340页
  • 文件大小:77MB
  • 文件页数:348页
  • 主题词:VHDL语言-程序设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
下载压缩包 [复制下载地址] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页

下载说明

基于Verilog HDL的数字系统设计快速入门PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 可编程逻辑器件基础 1

1.1 可编程逻辑器件 1

1.2 Altera公司的CPLD产品 3

1.3 Altera公司的典型FPGA产品 5

1.4 FPGA的工艺结构 6

1.5 FPGA技术的发展方向 7

1.6 FPGA芯片的应用 9

1.7 FPGA的设计流程 9

1.8 FPGA的设计开发工具 11

1.9 Quartus Ⅱ软件简介 12

1.10 FPGA硬件最小系统 16

1.11 FPGA的硬件设计技巧 22

1.12 FPGA的硬件调试方法 23

第2章 Quartus Ⅱ基本设计操作 25

2.1 Quarters Ⅱ基本设计流程 25

2.2 Quarturs Ⅱ工程创建 25

2.3 Quartus Ⅱ设计输入 28

2.4 Quartus Ⅱ编译项目 31

2.5 Quartus Ⅱ设计文件的仿真 32

2.6 Quartus Ⅱ引脚分配与器件编译 36

2.7 Quartus Ⅱ器件编程 38

2.8 Quartus Ⅱ固化程序到外部存储器 41

2.9 Quartus Ⅱ其他操作 43

第3章 Quartus Ⅱ软件进阶设计 46

3.1 Quartus Ⅱ参数化宏功能模块及其使用方法 46

3.2 SignalTap Ⅱ在线逻辑分析仪的使用方法 54

3.2.1 SignalTap Ⅱ介绍 54

3.2.2 使用SignalTap Ⅱ操作流程 55

3.2.3 SignalTap Ⅱ逻辑分析仪的使用 55

3.3 典型实例:正弦波发生器及SignalTap Ⅱ的使用 63

第4章 Verilog HDL语言概述 72

4.1 硬件描述语言的概念 72

4.2 Verilog HDL的产生与发展 73

4.3 Verilog HDL语言的魅力 74

4.3.1 Verilog HDL语言与VHDL语言的比较 74

4.3.2 Verilog HDL与C语言的比较 75

4.3.3 Verilog HDL的应用 76

4.4 采用Verilog HDL设计复杂数字电路的优点 76

4.5 Verilog HDL程序设计模式 77

4.6 Verilog HDL程序基本结构 78

4.6.1 Verilog HDL程序入门 79

4.6.2 模块的框架 81

4.6.3 Verilog HDL语言的描述形式 82

4.7 Verilog HDL语言基本要素 89

4.7.1 标志符与注释 90

4.7.2 数字与逻辑数值 90

4.7.3 数据类型 92

4.7.4 常用运算符 99

4.7.5 Verilog HDL语言的赋值 105

4.7.6 Verilog HDL语言的关键词 106

4.8 典型实例:利用Verilog HDL语言在FPGA上实现LED流水灯 107

第5章 面向综合的行为描述语句 114

5.1 可综合模型的设计 114

5.2 触发事件控制 115

5.3 条件语句 117

5.4 循环语句 123

5.5 任务与函数 127

5.6 有限状态机的设计 132

5.7 Quartus Ⅱ图形化状态机输入工具使用 141

第6章 Verilog HDL语言基础程序设计 145

6.1 Verilog HDL语言实现组合逻辑电路 145

6.2 Verilog HDL语言实现时序逻辑电路 147

6.3 Verilog HDL语言的代码风格 148

6.3.1 Verilog HDL语言的基本原则 148

6.3.2 Verilog HDL语言的编写规范 151

6.3.3 Verilog HDL语言的处理技巧 156

6.4 硬件描述语言设计基础实例 158

6.4.1 8-3编码器 158

6.4.2 3-8译码器 159

6.4.3 数据选择器 160

6.4.4 多位数值比较器 162

6.4.5 全加器 163

6.4.6 D触发器 164

6.4.7 寄存器 165

6.4.8 双向移位寄存器 166

6.4.9 四位二进制加/减法计数器 167

6.4.10 顺序脉冲发生器 168

6.4.11 序列信号发生器 170

第7章 ModelSim仿真 171

7.1 ModelSim仿真工具简介 171

7.2 ModelSim的命令与文件 185

7.3 ModelSim仿真工具安装与使用 197

7.4 典型实例:SDRAM读写控制的实现与仿真 202

第8章 面向验证与仿真的行为描述语句 207

8.1 验证与仿真简介 207

8.2 仿真程序执行原理 214

8.3 延时控制语句 216

8.4 常用的行为仿真描述语句 219

8.5 典型实例:全加器的验证与仿真 226

第9章 系统任务、编译预处理与仿真激励 231

9.1 系统任务 231

9.2 编译预处理 247

9.3 产生仿真激励 255

第10章 外设接口设计 264

10.1 数码管显示接口实验 264

10.2 LCD液晶显示接口实验 273

10.3 VGA显示接口实验 282

10.4 RS-232C串行通信接口实验 285

第11章 综合系统设计 295

11.1 实时温度采集系统 295

11.2 实时红外采集系统 315

11.3 实时键盘采集系统 322

精品推荐