图书介绍

超大规模集成电路设计pdf电子书版本下载

超大规模集成电路设计
  • 宋玉兴,任长明编著 著
  • 出版社: 北京:中国电力出版社
  • ISBN:7508322908
  • 出版时间:2005
  • 标注页数:252页
  • 文件大小:19MB
  • 文件页数:260页
  • 主题词:超大规模集成电路-电路设计-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

超大规模集成电路设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目录 1

前言 1

第1章 绪论 1

1.1 集成电路的发展和意义 1

1.2 超大规模集成电路的优点 2

1.3 VLSI设计方法 3

1.4 设计流程 4

1.5 Cadence系统简介 7

第2章 MOS器件与电路设计基础 9

2.1 MOS晶体管 9

2.2 MOS反相器 15

2.3 MOS开关 22

2.4 电阻估算 24

2.5 MOS器件的电容 27

2.6 反相器的延迟 29

2.7 传输延迟 34

2.8 导电层的选用 36

2.9 大电容负载的驱动 37

2.10 功耗 40

习题与思考题 41

第3章 MOS集成电路的制造过程 43

3.1 NMOS集成电路的制造过程 43

3.2 CMOS集成电路的制造过程 46

习题与思考题 52

第4章 集成电路的设计过程 53

4.1 MOS电路掩模层的表示方法与条形图 53

4.2 设计规则 57

4.3 条形图到版图的转换 66

4.4 简单MOS电路版图布局 67

4.5 局部版图设计应注意的若干问题 79

习题与思考题 82

第5章 集成电路的设计方法学 83

5.1 全定制电路设计 83

5.2 全定制电路的阵列逻辑设计 88

5.3 门阵列设计方法 101

5.4 标准单元设计法 112

习题与思考题 117

第6章 FPGA原理与设计 118

6.1 概述 118

6.2 ALTERA可编程逻辑器件 126

6.3 MAX+plus Ⅱ开发工具与FPGA的设计 147

习题与思考题 178

第7章 VLSI可测试性设计 179

7.1 VLSI可测试性设计的重要意义 179

7.2 测试基础 180

7.3 可测试性结构设计 186

7.4 内含自测试技术 192

7.5 标准化测试体系结构设计方法——JTAG法 195

7.6 标准测试存取口与边界扫描结构 199

习题与思考题 204

第8章 VHDL 205

8.1 VHDL的构件 205

8.2 数据类型、运算符与表达式 210

8.3 并行语句与顺序语句 220

8.4 属性 228

8.5 子程序 232

8.6 配置 240

8.7 设计举例 245

习题与思考题 250

参考文献 251

精品推荐