图书介绍

数字电子技术基础pdf电子书版本下载

数字电子技术基础
  • 张申科,崔葛瑾编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:7121011530
  • 出版时间:2005
  • 标注页数:278页
  • 文件大小:13MB
  • 文件页数:287页
  • 主题词:数字电路-电子技术-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字电子技术基础PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

目录 1

第1章 数字逻辑基础 1

1.1 脉冲信号及其参数 1

1.2 数字系统中数的表示方法 1

1.2.1 数制 1

1.2.2 不同数制之间的转换 4

1.2.3 码制 6

1.3.1 逻辑变量和基本逻辑运算 11

1.3 逻辑代数 11

1.3.2 逻辑代数的基本运算和基本定理 13

1.3.3 逻辑函数的表示方法 16

1.3.4 逻辑函数的化简 18

本章习题 33

第2章 逻辑门电路 36

2.1 半导体器件的开关特性和分立元件门电路 36

2.1.1 概述 36

2.1.2 半导体器件的开关特性 36

2.1.3 分立元件门电路 40

2.2 TTL门电路 43

2.2.1 TTL门电路的工作原理 44

2.2.2 TTL门电路的特性参数 47

2.2.3 TTL集电极开路的门(OC)和三态门(TSL) 51

2.2.4 各种系列TTL门电路 55

2.3 ECL门电路 59

2.3.1 ECL门电路的工作原理 59

2.3.2 ECL门电路的主要特点 60

2.4.1 CMOS门电路 61

2.4 MOS门电路 61

2.4.2 其他类型的MOS门电路 66

本章习题 68

第3章 组合逻辑电路 72

3.1 组合逻辑电路的分析 72

3.1.1 组合逻辑电路及其特点 72

3.1.2 组合逻辑电路分析的任务和步骤 72

3.2.1 组合逻辑电路设计的任务和步骤 73

3.2 组合逻辑电路的设计 73

3.2.2 不含无关项的组合逻辑电路的设计 74

3.2.3 含有无关项的组合逻辑电路的设计 75

3.2.4 有多个输出变量的组合逻辑电路的设计 77

3.3 常用组合逻辑电路 78

3.3.1 编码器 78

3.3.2 译码器 82

3.3.3 加法器 90

3.3.4 数据选择器和数据分配器 93

3.3.5 数值比较器 99

3.4 组合电路中的竞争冒险 102

3.4.1 竞争冒险的概念及其产生原因 102

3.4.2 消除竞争冒险的方法 103

本章习题 106

第4章 时序逻辑电路的基本器件——触发器 110

4.1 RS触发器的基本特性和电路结构 111

4.1.1 基本RS触发器(直接触发方式) 111

4.1.2 同步RS触发器(电平触发方式) 113

4.1.3 主从RS触发器(脉冲边沿触发方式) 114

4.1.4 触发器的时间参数 116

4.2 其他激励功能的触发器 117

4.2.1 D触发器 118

4.2.2 JK触发器 120

4.2.3 T触发器和T′触发器 124

4.2.4 触发器的激励功能转换 125

4.3 555定时器 126

4.4 常用集成触发器简介 128

本章习题 129

第5章 时序逻辑电路及其应用 134

5.1 时序逻辑电路的基本概念 134

5.1.1 时序逻辑电路的分类 134

5.1.2 时序逻辑电路的基本结构及描述方法 134

5.2 典型时序逻辑电路 137

5.2.1 移位寄存器 137

5.2.2 计数器 140

5.3 一般时序逻辑电路的分析方法 144

5.4 一般同步时序逻辑电路的设计方法 148

5.4.1 同步时序逻辑电路的设计 148

5.4.2 时序逻辑电路的状态机算法流程图(ASM)描述 152

5.4.3 状态化简的一般方法 154

5.4.4 状态编码分配的一般规则 156

5.5 集成计数器及其应用 159

5.5.1 集成计数器的一般功能 159

5.5.2 集成计数器的应用 160

5.5.3 应用举例 161

5.6 集成移位寄存器及其应用 163

5.6.1 集成移位寄存器的一般功能 163

5.6.2 集成移位寄存器应用举例 164

5.7 随机访问存储器 168

5.7.1 随机访问存储器的基本结构 168

5.7.2 静态RAM(SRAM) 169

5.7.3 动态RAM(DRAM) 170

5.7.4 RAM的扩展 172

本章习题 174

第6章 脉冲信号的产生和整形 183

6.1 多谐振荡器 183

6.1.1 CMOS逻辑门组成的多谐振荡器 183

6.1.2 555构成的多谐振荡器 185

6.1.3 石英晶体振荡器 187

6.2 单稳触发器 188

6.2.1 CMOS微分型单稳触发器 188

6.2.2 555构成的单稳触发器 189

6.2.3 可重复触发的单稳触发器 191

6.2.4 集成单稳触发器 191

6.2.5 单稳触发器的应用 193

6.3 施密特触发器 194

6.3.1 用门电路组成的施密特触发器 194

6.3.2 施密特触发器的应用 196

本章习题 198

7.1.2 PLD的与或阵列表示法 202

7.1.1 可编程逻辑器件简介 202

第7章 可编程逻辑器件 202

7.1 可编程逻辑器件的基本概念 202

7.1.3 可编程逻辑器件的分类 204

7.1.4 ROM或PLD的编程工艺 205

7.2 低密度的可编程逻辑器件 207

7.2.1 只读存储器(ROM) 207

7.2.2 可编程的逻辑阵列(PLA)和可编程阵列逻辑(PAL) 210

7.2.3 通用阵列逻辑(GAL) 213

7.3 高密度可编程逻辑器件的原理和应用 218

7.3.1 复杂的可编程逻辑器件的原理和特点 218

7.3.2 现场可编程门阵列(FPGA)的原理和特点 222

7.4 PLD的开发过程 225

7.5 硬件描述语言简介 227

7.5.1 VHDL的特点和基本模型 227

7.5.2 实体说明 228

7.5.3 VHDL的预定义 229

7.5.4 构造体描述 231

本章习题 240

第8章 模数转换和数模转换 244

8.1 数模转换器(DAC) 244

8.1.1 数模转换的基本原理 244

8.1.2 常用的数模转换技术 245

8.1.3 数模转换的主要技术参数 248

8.1.4 集成DAC的选择 251

8.1.5 数模转换输出极性的扩展 252

8.1.6 数模转换器的典型应用 254

8.2 模数转换器(ADC) 255

8.2.1 ADC的主要参数 256

8.2.2 常用的ADC转换技术 258

8.2.3 集成ADC的应用 269

8.2.4 A/D转换的采样和保持 269

本章习题 271

参考文献 278

精品推荐