图书介绍

逻辑设计基础 第3版pdf电子书版本下载

逻辑设计基础  第3版
  • (美)马科维奇著 著
  • 出版社: 北京:清华大学出版社
  • ISBN:9787302216025
  • 出版时间:2010
  • 标注页数:470页
  • 文件大小:68MB
  • 文件页数:485页
  • 主题词:电子计算机-逻辑设计-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

逻辑设计基础 第3版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 导论 1

1.1逻辑设计 1

1.2数制的简单回顾 3

1.2.1十六进制数 6

1.2.2二进制加法 7

1.2.3有符号数 9

1.2.4二进制减法 12

1.2.5二-十进制码(BCD) 13

1.2.6其他编码 15

1.3解题实例 16

1.4习题 23

1.5第1章测验题(30分钟) 25

第2章 组合系统 26

2.1组合系统的设计过程 26

2.1.1无关条件 28

2.1.2列真值表 29

2.2开关代数 32

2.2.1开关代数的定义 33

2.2.2开关代数的基本性质 35

2.2.3代数函数的处理 37

2.3用与门、或门和非门实现逻辑函数 41

2.4反函数 45

2.5从真值表到代数表达式 47

2.6与非门、或非门和异或门 51

2.7代数表达式的化简 56

2.8代数函数的处理及其与非门实现 61

2.9更一般的布尔代数 67

2.10解题实例 69

2.11习题 86

2.12第2章测验题(100分钟或分成两次,每次50分钟) 92

第3章 卡诺图 95

3.1卡诺图简介 95

3.2用卡诺图求解最简与或表达式 102

3.3无关项 113

3.4或与式 117

3.5五变量和六变量的卡诺图 119

3.6多输出问题 125

3.7解题实例 134

3.8习题 156

3.9第3章测验题(100分钟,或两次50分钟的测验) 160

第4章 函数的最简化算法 164

4.1单输出问题的奎恩-麦克路斯基方法 164

4.2单输出问题的迭代合意 167

4.3单输出问题的质蕴含项表 171

4.4多输出问题的奎恩-麦克路斯基方法 179

4.5多输出问题的迭代合意 181

4.6多输出问题的质蕴含项表 184

4.7解题实例 188

4.8习题 206

4.9第4章测验题(50分钟) 207

第5章 组合系统的设计 208

5.1链形系统 208

5.1.1组合逻辑电路中的延时 209

5.1.2加法器 210

5.1.3减法器和加法器/减法器 213

5.1.4比较器 213

5.2二进制译码器 214

5.3编码器和优先权编码器 221

5.4数据选择器和数据分配器 222

5.5三态门 225

5.6门阵列——ROM,PLA和PAL 226

5.6.1用只读存储器进行设计 228

5.6.2用可编程逻辑阵列进行设计 229

5.6.3用可编程阵列逻辑进行设计 231

5.7组合系统的测试和仿真 234

5.7.1Verilog语言简介 234

5.8较大规模电路的例子 236

5.8.1一位十进制加法器 236

5.8.2七段显示驱动器 237

5.8.3一个差错编码系统 243

5.9解题实例 245

5.10习题 274

5.11第5章测验题(60分钟) 283

第6章 时序系统的分析 285

6.1状态表和状态图 286

6.2闩锁 288

6.3触发器 289

6.4时序系统的分析 296

6.5解题实例 304

6.6习题 313

6.7第6章测验题(50分钟) 319

第7章 时序系统的设计 321

7.1触发器的设计方法 325

7.2同步计数器的设计 339

7.3异步计数器的设计 347

7.4生成状态表和状态图 350

7.5解题实例 362

7.6习题 376

7.7第7章测验题(75分钟) 382

第8章 求解更大规模的时序问题 384

8.1移位寄存器 384

8.2计数器 388

8.3可编程逻辑器件(PLD) 393

8.4用ASM图进行设计 397

8.5单次编码 400

8.6时序系统的Verilog语言 400

8.7一个很简单的计算机的设计 401

8.8其他更复杂的例子 404

8.9解题实例 409

8.10习题 416

8.11第8章测验题(50分钟) 419

附录A把逻辑代数与卡诺图联系起来 421

附录B部分习题答案 425

B.1第1章答案 425

B.2第2章答案 426

B.3第3章答案 430

B.4第4章答案 433

B.5第5章答案 434

B.6第6章答案 438

B.7第7章答案 439

B.8第8章答案 441

B.9第9章答案 444

附录C每章测验题答案 447

C.1第1章 447

C.2第2章 447

C.3第3章 450

C.4第4章 450

C.5第5章 451

C.6第6章 453

C.7第7章 454

C.8第8章 455

C.9第9章 456

附录D完整例题 458

D.1组合逻辑的例题 458

D.2时序例题 464

精品推荐