图书介绍
数字集成电路 设计原理和应用pdf电子书版本下载
- 著
- 出版社: 上海无线电十九厂
- ISBN:
- 出版时间:未知
- 标注页数:645页
- 文件大小:14MB
- 文件页数:654页
- 主题词:
PDF下载
下载说明
数字集成电路 设计原理和应用PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
目录 1
第一章 数字电路及其数学基础 1
第一节 基本逻辑关系和逻辑门 1
§1-1-1“与”、“或”、“非”逻辑及“与门”、“或门”、“非门” 1
§1-1-2几种常用的双极型逻辑门 7
第二节 逻辑代数 22
§1-2-1逻辑代数的一些公理和定理 22
§1-2-2逻辑代数的图示法 29
第二章 TTL逻辑门 44
第一节 与非门 44
§2-1-1TTL与非门静态、动态分析 44
§2-1-2Z12TTL与非门电性能测试和特性曲线 56
§2-1-3TTL浅饱和电路 79
§2-1-4TTL肖特基二极管(SBD)抗饱和电路 85
§2-1-5TTL低功耗门电路 89
§2-1-6TTL与非功率门 90
第二节 其他逻辑门 92
§2-2-1与门(与驱动器) 92
§2-2-2或非门,与或非门,或扩展器 96
§2-2-3TSL三态逻辑电路 101
第三章 TTL触发器 105
第一节 R-S触发器 105
§3-1-1R-S触发器 105
§3-13R-S-S角发器 123
第二节 J-K触发器 124
§3-2-1J-K触发器的逻辑功能和分类 124
§3-2-2主——从方式的J-K触发器 126
§3-2-3阻塞——维持方式的J-K触发器 138
§3-1-2R-S-T触发器 144
§3-2-4电荷控制方式的J-K触发器 149
§3-2-5边沿触发方式的J-K触发器 153
§3-3-1D型触发器的结构与功能 161
第三节 D型触发器 161
§3-3-2单块集成D型触发器 166
第四节 外接RC的触发器 174
§3-4-1R-S-T触发器 175
§3-4-2J-K触发器 177
§3-4-3门闩触发器 181
第四章 TTL非稳态、单稳态电路 183
第一节 自激多谐振荡器 183
§4-1-1由双与非门阻容耦合的振荡器 183
§4-1-2TTL环形搌荡器 189
第二节 单稳态电路 194
§4--2-1简单的微分型单稳态电路 194
§4-2-2集成单稳态电路之 196
§4-2-3集成单稳态电路之二 206
第三节 施密特电路 209
§5-1-1异或门和半加器的逻辑功能 212
第一节 异或门和半加器 212
第五章 小规模加法器 212
§5-1-2单块集成异或门 215
第二节 全加器 219
§5-2-1全加器的逻辑结构 219
§5-2-2全加器的几种线路型式 224
第三节 减法器 232
§5-3-1半减器 232
§5-3-2全减器 233
§5-3-3全加器/全减器 236
第四节 半加器和全加器的测试 238
§5-4-1直流特性测试 238
§5-4-2交流测试 242
第六章 中规模加法器和功能发生器 246
第一节 加法器的工作方式 246
§6-1-1串行与并行加法器 246
§6-1-2进位链的结构及几种高速进位方式 247
§6-2-1提前进位发生器 255
第二节 单块集成中规模加法器 255
§6-2-2算术逻辑单元/函数发生器 266
第三节 采用二级译码换道的算术逻辑单元/功能发生器 278
§6-3-1基本单元线路结构考虑 278
§6-3-2组内串行进位,组间并行进位功能发生器 284
§6-3-3组内并行提前进位,组间串行进位的功能发生器 300
第七章 计数器 321
第一节 非同步计数电路的逻辑设计 321
第二节 同步型计数电路的逻辑设计 365
第三节 各种功能的计数电路 387
§7-3-1可逆计数电路 387
§7-3-2二进制可变计数电路 400
§7-3-3其它各种编码和功能的计数电路 404
第四节 中规模集成化的计数电路线路结构 409
§7-4-1中速非同步十进计数电路线路结构 409
§7-4-2较高速可预置数的非同步十进计数电路 415
§7-4-3同步十进可逆计数电路 420
第一节 2变量、3变量和4变量译码器 425
§8-1-12变量译码器 425
第八章 译码器 425
§8-1-23变量译码器 428
第二节 二进制编码数——八进、十进数译码器 431
§8-2-1二进——八进译码器 431
§8-2-2二进制编码——十进数译码器 436
§8-2-3BCD——7段显示译码器 446
§8-3-1编码器 468
第三节 编码器和奇偶校验电路 468
§8-3-2奇偶校验电路 471
§8-3-3海明奇偶校验电路 480
第九章 寄存器和移位寄存器 486
第一节 寄存器 486
§9-1-1由R-S触发器构成的8R-S寄存器 487
§9-1-2兼有计数功能的存贮寄存器 490
§9-2-1移位寄存器的基本概念 493
第二节 移位寄存器 493
§9-2-2几种典型的移位寄存器电路设计原理 498
第三节 移位寄存器的应用 517
§9-3-1作为串并行转换电路 517
§9-3-2连成具有计数功能 523
第十章 双极型随机存贮器 530
第一节 射极耦合型存贮器 530
§10-1-1射极耦合型存贮器单元 530
§10-1-2地址译码驱动器 532
第二节 肖特基二极管耦合存贮器 538
§10-2-1存贮单元 538
§10-2-2存贮矩阵的外围线路 543
第三节 集成注入逻辑型存贮器 544
§10-3-1集成注入逻辑存贮单元之一 545
§10-3-2集成注入逻辑存贮单元之二 558
第四节 电流控制方式的随机存贮器 564
§10-4-1存贮单元的设计 565
§10-4-2用电流开关控制存贮矩阵的外围线路 568
第十一章 唯读存贮器 577
第一节 唯读存贮器的设计原理 577
§11-1-1采用熔断丝烧断的字结构ROM线路 579
§11-1-2用肖特基二极管烧通的位结构ROM 589
第二节 ROM的工作方式和应用 593
附录 602
第一节 集成电路的工艺 602
§12-1-1集成电路的结构 602
§12-1-2集成电路的工艺流程 605
§12-1-3集成电路的各种工艺说明 609
第二节 集成电路的图形设计 613
§12-2-1集成电路中的元件图形 613
§12-2-2集成电路的图形设计 621
第三节 电路的失效分析和工艺筛选 628
§12-3-1与可靠性有关的基本概念 628
§12-3-2工艺筛选与失效分析 638