图书介绍

微型计算机原理及应用技术pdf电子书版本下载

微型计算机原理及应用技术
  • 朱金钧,麻新旗等编著 著
  • 出版社: 北京:机械工业出版社
  • ISBN:7111108019
  • 出版时间:2002
  • 标注页数:301页
  • 文件大小:14MB
  • 文件页数:311页
  • 主题词:微型计算机-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

微型计算机原理及应用技术PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 计算机基础 1

1.1 引言 1

1.1.1 计算机发展概况 1

1.1.2 计算机的主要特点 2

1.1.3 计算机的分类和应用 3

1.2 计算机中数的表示方法 3

1.2.1 进位计数制 3

1.2.2 计算机中的编码系统 6

1.2.3 带符号数的表示 7

1.2.4 数的定点和浮点表示 9

1.3 计算机系统的组成及其工作原理 12

1.3.1 计算机的硬件系统 12

1.3.2 计算机的软件系统 16

1.3.3 计算机的主要技术指标 18

1.4 习题与思考 19

第2章 80X86微处理器 21

2.1 8086微处理器(CPU) 21

2.1.1 8086CPU的结构 21

2.1.2 8086 CPU引脚的功能 25

2.2.1 8086系统的存储器组织 28

2.2 8086系统的存储器及I/O组织 28

2.2.2 8086系统的I/O组织 30

2.3 8086系统配置 31

2.3.1 最小模式和最大模式的概念 31

2.3.2 最小模式系统 31

2.3.3 最大模式系统 34

2.4 8086 CPU的操作时序 37

2.4.2 最小模式下的总线读周期 38

2.4.1 8086 CPU的复位操作时序 38

2.4.3 最小模式下的总线写周期 40

2.4.4 最大模式下的总线读周期 41

2.4.5 最大模式下的总线写周期 42

2.4.6 最小模式下的总线保持(即总线请求/响应)周期 43

2.4.7 最大模式下的总线请求/允许周期 44

2.5 80386微处理器 45

2.5.1 寄存器组 45

2.5.3 80386的存储管理与保护功能 49

2.5.2 80386的地址转换 49

2.5.4 80386的流水线结构 51

2.6 80486微处理器 53

2.6.1 80486微处理器的特点 53

2.6.2 80486微处理器的内部结构 54

2.7 Pentium微处理器 58

2.7.1 Pentium体系结构的特点 58

2.7.2 相对486体系结构的增强点 61

2.8 习题与思考 61

3.1.1 操作数类型 63

第3章 指令系统 63

3.1 寻址方式 63

3.1.2 寻址方式 64

3.2 8086指令系统 69

3.2.1 数据传送指令 69

3.2.2 算术运算指令 74

3.2.3 逻辑运算指令 82

3.2.4 移位指令 83

3.2.5 字符串操作指令 86

3.2.6 转移指令 90

3.2.7 处理器控制指令 95

3.2.8 输入输出指令 96

3.2.9 中断指令 97

3.3 80X86的增强型指令 97

3.3.1 80286增强和新增指令 97

3.3.2 80386增强和新增指令 99

3.4 习题与思考 101

3.3.3 80486新增指令 101

第4章 汇编语言程序设计 104

4.1 宏汇编语言的基本语法 104

4.1.1 常数、变量和标号 104

4.1.2 表达式与运算符 105

4.2 伪指令 109

4.2.1 伪指令语句的格式 109

4.2.2 常用伪指令 110

4.3 宏指令 118

4.4.1 汇编语言源程序的结构 120

4.4 汇编语言程序的结构 120

4.4.2 汇编语言和DOS操作系统之间的接口 121

4.5 DOS系统功能调用 122

4.6 汇编语言程序设计 125

4.6.1 程序设计步骤 125

4.6.2 汇编语言程序设计方法 126

4.6.3 程序设计举例 140

4.7 习题与思考 151

5.1.1 存储系统的层次结构 155

5.1 概述 155

第5章 存储器 155

5.1.2 存储器的分类 157

5.1.3 存储器的基本组成 158

5.1.4 存储器的技术指标 159

5.2 半导体读写存储器 160

5.2.1 静态RAM 160

5.2.2 动态RAM 163

5.2.3 存储器的工作时序 166

5.3.1 掩膜式只读存储器ROM 168

5.3 半导体只读存储器 168

5.3.2 可编程的只读存储器PROM 169

5.3.3 可编程、可擦除的只读存储器——EPROM 169

5.4 存储器与CPU的连接 170

5.4.1 存储器与CPU连接时考虑的问题 171

5.4.2 常用的译码电路 171

5.4.3 存储器连接举例 172

5.5 习题与思考 177

6.1.1 数据信息 178

6.1 外设接口的一般结构 178

第6章 输入/输出和中断 178

6.1.2 状态信息 179

6.1.3 控制信息 179

6.2 CPU与外设交换数据的方式 179

6.2.1 程序控制传递方式 179

6.2.2 DMA(直接存储器存取)传递方式 182

6.3 中断 183

6.3.1 概述 183

6.3.2 中断过程与中断管理 184

6.4 8086/8088的中断系统 187

6.4.1 中断结构 187

6.4.2 内部中断——软中断 188

6.4.3 外部中断——硬中断 189

6.4.4 各类中断的优先权及中断响应 190

6.5 8259A可编程中断控制器 190

6.5.1 8259A的功能、结构及工作原理 190

6.5.2 8259A的编程 193

6.5.3 8259A的工作方式 197

6.5.4 由多片8259A组成的主从式中断系统 200

6.5.5 8259A的编程实例 200

6.6 8237DMA控制器 205

6.6.1 主要功能 205

6.6.2 8237A的结构和工作原理 205

6.6.3 8237A的编程和应用举例 213

6.7 习题与思考 216

7.1 概述 218

7.1.1 接口的功能 218

第7章 接口技术 218

7.1.2 接口与系统的连接 219

7.2 并行通信和并行接口芯片 220

7.2.1 并行通信 220

7.2.2 8255A可编程并行接口芯片 221

7.3 串行通信和串行接口芯片 242

7.3.1 串行通信的基本概念 243

7.3.2 8251A可编程串行通信接口 247

7.4.1 可编程计数器/定时器的工作原理 260

7.4 计数器/定时器接口电路 260

7.4.2 8253可编程计数器/定时器 262

7.5 模拟通道接口 273

7.5.1 概述 273

7.5.2 数/模(D/A)转换器 274

7.5.3 模/数(A/D)转换器 278

7.6 习题与思考 289

附录A BIOS功能调用 292

附录B MC-DOS(INT 21H)功能调用 296

附录C ASCII码编码表 301

精品推荐