图书介绍

数字逻辑设计及应用pdf电子书版本下载

数字逻辑设计及应用
  • 姜书艳主编;金燕华,崔琳莉,曾洁,卢有亮参编 著
  • 出版社: 成都:电子科技大学出版社
  • ISBN:9787564726195
  • 出版时间:2014
  • 标注页数:502页
  • 文件大小:83MB
  • 文件页数:517页
  • 主题词:数字逻辑-逻辑设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑设计及应用PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第一章 引论 1

1.1 我们周围的数字系统 1

1.2 数字系统的世界 2

1.3 实现数字系统的方法 8

1.4 数字系统设计 11

本章小结 17

思考题和习题 17

第二章 信息的二进制表达 18

2.1 引言 18

2.2 数字的二进制表达 19

2.2.1 按位计数制 19

2.2.2 数字的二进制表达 21

2.2.3 二进制缩写表达:八进制和十六进制 22

2.2.4 二进制与十进制的转换 25

2.3 二进制数的算数运算 31

2.3.1 数字系统中的无符号数 31

2.3.2 加法运算与乘法运算 31

2.3.3 符号数的表达 36

2.3.4 不同表达方式之间的转换 41

2.3.5 符号数的运算规则 44

2.3.6 定点数和浮点数的表示 47

2.4 信息的二进制编码 49

2.4.1 一般字符与状态编码 49

2.4.2 ASCII编码 50

2.4.3 十进制数的二进制编码 52

2.4.4 独热码 55

2.4.5 格雷码 56

2.4.6 检错和纠错编码 58

本章小结 59

思考题和习题 59

第三章 逻辑代数基础 63

3.1 引言 63

3.2 基本逻辑系统表达 64

3.2.1 逻辑代数中的三种基本运算 64

3.2.2 几种导出的逻辑运算 66

3.2.3 IEEE逻辑符号 70

3.3 逻辑代数的公理和定理 71

3.3.1 公理 71

3.3.2 单变量定理 71

3.3.3 二变量和三变量的定理 71

3.3.4 n变量定理 74

3.3.5 异或、同或运算的定理 75

3.3.6 代入定理 76

3.3.7 反演定理 77

3.4 正负逻辑与对偶定理 78

3.4.1 正负逻辑 78

3.4.2 对偶定理 78

3.4.3 信号名和有效电平 79

3.5 香农展开定理与标准逻辑运算 80

3.5.1 香农展开定理 80

3.5.2 真值表的标准逻辑表达 81

3.5.3 最小项与最大项 82

3.5.4 逻辑函数的标准形式 85

3.5.5 最小项和最大项之间的关系 87

3.6 逻辑函数的表示方法 88

3.6.1 逻辑函数的几种常用表示方法 88

3.6.2 几种表示方法间的相互转换 89

3.7 逻辑函数的化简 93

3.7.1 逻辑函数的最简形式 93

3.7.2 利用逻辑代数公式化简 94

3.7.3 卡诺图法化简逻辑函数 97

3.7.4 具有无关项的逻辑函数及其化简 109

3.7.5 多输出函数的化简 111

本章小结 113

思考题和习题 113

第四章 逻辑门电路 119

4.1 引言 119

4.2 MOS晶体管及其开关特性 123

4.3 CMOS基本逻辑门结构 125

4.3.1 CMOS反相器 125

4.3.2 CMOS与非门和或非门 126

4.3.3 其他电路结构CMOS门 128

4.4 CMOS逻辑门的静态特性 131

4.4.1 传输特性与逻辑电平容限 131

4.4.2 输出电流与驱动能力 134

4.4.3 输入/输出缓冲电路与电路的最大集成设计 136

4.5 CMOS逻辑门的动态特性 137

4.5.1 传输延迟时间 138

4.5.2 动态尖峰电流 139

4.5.3 功率损耗 139

4.5.4 高速和超高速CMOS门电路 140

4.6 CMOS门电路特点和使用中应注意的问题 142

4.6.1 CMOS门电路的主要特点 142

4.6.2 CMOS电路在使用中应注意的问题 142

4.7 其他逻辑门电路 143

4.7.1 分离器件逻辑门 143

4.7.2 TTL逻辑门 145

4.7.3 ECL逻辑门 150

4.7.4 I2L门电路 152

4.8 TTL门电路与CMOS门电路的接口 153

4.8.1 TTL门电路驱动CMOS门电路 153

4.8.2 CMOS门电路驱动TTL门电路 154

本章小结 155

思考题和习题 155

第五章 组合逻辑电路设计 164

5.1 引言 164

5.2 组合逻辑电路的分析与设计 166

5.2.1 组合逻辑电路的分析 166

5.2.2 组合逻辑电路的设计 172

5.2.3 组合逻辑电路中的险象 178

5.3 编码器 183

5.3.1 二进制编码器 183

5.3.2 BCD编码器 183

5.3.3 优先编码器 185

5.4 译码器 191

5.4.1 二进制译码器 191

5.4.2 集成译码器的应用 194

5.4.3 BCD译码器 196

5.4.4 七段显示译码器 197

5.5 数据选择与分配控制 204

5.5.1 数据分配器 204

5.5.2 多路复用器 206

5.5.3 集成多路复用器的应用 208

5.6 数据检测与比较 213

5.6.1 奇偶校验电路及应用 213

5.6.2 数据比较器 215

5.6.3 数值比较器 216

5.7 数据运算电路 220

5.7.1 全加器与加法器 220

5.7.2 组合乘法器 226

5.7.3 算数逻辑单元 227

5.8 组合逻辑的延迟分析 228

5.8.1 器件延迟与线路延迟 228

5.8.2 数据通道的延迟分析 229

5.8.3 对大负载延迟的缓冲设计 230

5.9 组合逻辑电路设计的文档标准 231

5.9.1 门的符号 231

5.9.2 信号名和有效电平 232

5.9.3 “圈到圈”逻辑设计 234

本章小结 236

思考题和习题 237

第六章 存储电路 245

6.1 引言 245

6.2 双稳态元件 246

6.2.1 数字分析 247

6.2.2 模拟分析 247

6.2.3 亚稳态特性 248

6.3 S-R锁存器 249

6.3.1 基本S-R锁存器 249

6.3.2 同步S-R锁存器 255

6.3.3 S-R锁存器的时间参数 259

6.4 D锁存器 260

6.4.1 D锁存器 260

6.4.2 D锁存器的时间参数 260

6.5 D触发器 262

6.5.1 边沿触发式D触发器 262

6.5.2 具有清零和预置端的D触发器 264

6.5.3 具有使能端的边沿D触发器 265

6.5.4 集成D触发器 265

6.6 其他类型触发器及其代换使用 266

6.6.1 J-K触发器 266

6.6.2 T触发器 267

6.6.3 JK触发器转换成D触发器 268

6.7 用Verilog设计D触发器 269

本章小结 270

思考题和习题 271

第七章 时序逻辑电路设计 277

7.1 引言 277

7.2 时钟同步状态机分析 278

7.2.1 时钟同步状态机的结构 278

7.2.2 时钟同步状态机的表达 280

7.2.3 有限状态机的分析 281

7.3 时钟同步状态机设计 285

7.3.1 简单计数功能设计 287

7.3.2 序列发生器设计 290

7.3.3 序列检测器设计举例 291

7.4 二进制计数器 293

7.4.1 行波计数器 294

7.4.2 同步计数器 296

7.4.3 MSI型计数器及应用 297

7.4.4 任意模计数器 301

7.4.5 计数器的典型应用 304

7.5 移位寄存器 307

7.5.1 由D触发器构成的移位寄存器 307

7.5.2 由JK触发器构成的移位寄存器 309

7.5.3 双向移位寄存器 309

7.5.4 MSI寄存器/移位寄存器 309

7.5.5 移位寄存器的应用 314

7.6 移位寄存型计数器 319

7.6.1 基本结构与表达 319

7.6.2 环形计数器 320

7.6.3 扭环计数器 323

7.6.4 线性反馈移位寄存型计数器 327

7.7 同步系统设计 330

7.7.1 同步系统的结构 330

7.7.2 同步电路中的时间容限 332

7.7.3 时钟偏移 333

7.7.4 选通时钟 336

7.7.5 异步输入 338

本章小结 340

思考题和习题 341

第八章 大规模半导体存储器和可编程逻辑器件 350

8.1 引言 350

8.2 半导体存储器 352

8.2.1 只读存储器 352

8.2.2 随机存取存储器 357

8.2.3 用ROM存储器实现组合逻辑函数 363

8.3 复杂可编程逻辑器件 365

8.3.1 复杂可编程逻辑器件的结构 367

8.3.2 基于可编程逻辑器件的电路实现 369

8.4 现场可编程门阵列 375

8.4.1 现场可编程门阵列FPGA的电路结构 376

8.4.2 基于FPGA的逻辑实现 382

8.5 CPLD和FPGA可编程逻辑器件的开发 382

8.5.1 FPGA可编程IP资源 383

8.5.2 FPGA和CPLD可编程逻辑器件开发 384

本章小结 386

思考题和习题 387

第九章 数模和模数转换器 390

9.1 引言 390

9.2 数模转换器 391

9.2.1 权电阻网络数模转换器 391

9.2.2 权电流型数模转换器 393

9.2.3 倒T形电阻网络数模转换器 395

9.2.4 数模转换器的转换精度与转换速度 397

9.3 模数转换器 401

9.3.1 模数转换的基本原理 401

9.3.2 采样—保持电路 404

9.3.3 并联比较型模数转换器 406

9.3.4 逐次渐近型模数转换器 409

9.3.5 双积分型模数转换器 411

9.3.6 模数转换器的转换精度与转换速度 415

9.4 模数转换器和数模转换器的应用实例 417

9.4.1 数模转换器实例 417

9.4.2 典型AD转换器及应用 420

本章小结 423

思考题和习题 423

第十章 现代数字系统设计 426

10.1 引言 426

10.2 数字系统的计算机辅助设计流程 426

10.2.1 设计工具的演变 427

10.2.2 数字系统设计方法 427

10.2.3 数字系统EDA设计流程 429

10.2.4 基于HDL的现代数字系统设计 432

10.3 数字系统结构设计 435

10.3.1 数字系统结构表示方法 435

10.3.2 数字系统流水设计 436

10.3.3 数字系统并行设计 441

10.3.4 数字系统同步电路设计 443

10.4 现代数字系统设计的面临问题 444

10.4.1 可测性设计 444

10.4.2 可靠性设计 447

10.4.3 高速数字系统中的信号传输问题 451

本章小结 457

思考题和习题 457

参考文献 459

习题参考译文 460

第一章 引论 460

第二章 信息的二进制表达 460

第三章 逻辑代数基础 462

第四章 逻辑门电路 466

第五章 组合逻辑电路设计 476

第六章 存储电路 484

第七章 时序逻辑电路设计 490

第八章 大规模半导体存储器和可编程逻辑器件 497

第九章 数模和模数转换器 499

第十章 现代数字系统设计 501

精品推荐