图书介绍

数字逻辑与数字系统设计pdf电子书版本下载

数字逻辑与数字系统设计
  • 王永军,李景华主编;李景宏,赵丽红副主编 著
  • 出版社: 北京:高等教育出版社
  • ISBN:7040178281
  • 出版时间:2006
  • 标注页数:380页
  • 文件大小:14MB
  • 文件页数:391页
  • 主题词:数字逻辑-高等学校-教材;数字系统-系统设计-高等学校-教材;硬件描述语言,VHDL-程序设计-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快] 温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页 直链下载[便捷但速度慢]   [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑与数字系统设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如 BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 数字逻辑基础 1

1.1 数制 1

1.1.1 十进制 2

1.1.2 二进制 2

1.1.3 八进制 3

1.1.4 十六进制 3

1.1.5 数制转换 4

1.2 二进制数的表示方法 7

1.2.1 原码 7

1.2.2 反码 8

1.2.3 补码 8

1.3 二进制数的运算 9

1.3.1 二进制的加法和减法 9

1.3.2 二进制乘法 12

1.3.3 二进制除法 13

1.4 编码 13

1.4.1 二-十进制编码(BCD码) 14

1.4.2 格雷码 15

1.4.3 ASCII码 16

1.5 逻辑代数基础 16

1.5.1 逻辑变量与逻辑函数 17

1.5.2 常用逻辑运算 18

1.5.3 逻辑代数的定律与规则 22

1.5.4 逻辑函数的表示方法 24

1.5.5 逻辑函数的化简 26

本章小结 40

自我检测题 40

习题1 42

第2章 逻辑门电路 45

2.1 基本逻辑门电路 45

2.1.1 二极管门电路 45

2.1.2 晶体管非门电路 47

2.2 CMOS逻辑门电路 48

2.2.1 MOS管及其开关模型 49

2.2.2 CMOS反相器 49

2.2.3 CMOS与非门 50

2.2.4 CMOS或非门 51

2.2.5 其他类型的CMOS门电路 54

2.2.6 高速CMOS门电路 61

2.2.7 低电压CMOS门电路 61

2.2.8 CMOS门电路的技术参数 62

2.3 TTL逻辑门电路 71

2.3.1 TTL与非门 71

2.3.2 TTL与非门的电压传输特性及噪声容限 72

2.3.3 TTL与非门的静态输入、输出特性 73

2.3.4 TTL与非门的动态特性 77

2.3.5 TTL与非门的主要性能参数 78

2.3.6 其他类型的TTL门电路 80

2.4 ECL电路 83

2.5 CMOS电路与TTL电路的接口 86

2.5.1 用CMOS电路驱动TTL电路 87

2.5.2 用TTL电路驱动CMOS电路 88

2.5.3 用CMOS或TTL电路驱动LED 88

本章小结 89

自我检测题 90

习题2 92

第3章 组合逻辑电路 99

3.1 组合逻辑电路特点 99

3.2 小规模集成电路构成的组合电路的分析与设计 99

3.2.1 分析方法 100

3.2.2 设计方法 100

3.3 编码器 105

3.3.1 二进制编码器 105

3.3.2 二进制优先编码器 107

3.3.3 二-十进制优先编码器 111

3.4 译码器 113

3.4.1 二进制译码器 113

3.4.2 二-十进制译码器 116

3.4.3 半导体数码管和七段字形译码器 118

3.5 数据分配器与数据选择器 121

3.5.1 数据分配器 121

3.5.2 数据选择器 122

3.6 数值比较电路 124

3.6.1 比较原理 124

3.6.2 1位比较器 125

3.6.3 4位比较器 125

3.7 算术运算电路 127

3.7.1 二进制加法运算 127

3.7.2 二进制减法运算 132

3.7.3 二进制乘法运算 133

3.7.4 算术逻辑单元 135

3.8 奇偶校验电路 138

3.8.1 奇偶校验的基本原理 138

3.8.2 中规模集成奇偶发生器/校验器 141

3.9 用中规模集成电路构成的组合电路的设计 142

3.10 组合逻辑电路的竞争-冒险 145

3.10.1 竞争-冒险的产生 145

3.10.2 竞争-冒险的判断 145

3.10.3 竞争-冒险的消除 147

本章小结 147

自我检测题 148

习题3 150

第4章 时序逻辑电路 156

4.1 时序逻辑电路的特点和表示方法 156

4.1.1 时序逻辑电路的特点 156

4.1.2 时序逻辑电路的表示方法 157

4.2 触发器 158

4.2.1 基本RS触发器 158

4.2.2 具有使能端的RS触发器(同步RS触发器) 160

4.2.3 同步D触发器 161

4.2.4 同步JK触发器 162

4.2.5 主从触发器 163

4.2.6 CMOS集成触发器 168

4.3 时序逻辑电路的分析与设计 172

4.3.1 时序逻辑电路的分析方法 172

4.3.2 时序逻辑电路的设计方法 177

4.4 寄存器 182

4.4.1 数码寄存器 182

4.4.2 锁存器 186

4.4.3 移位寄存器 188

4.5 计数器 194

4.5.1 计数器分类 195

4.5.2 二进制计数器 195

4.5.3 十进制计数器 200

4.5.4 可逆计数器 204

4.5.5 用中规模集成计数器构成任意进制计数器 206

4.5.6 移位寄存器型计数器 211

4.6 顺序脉冲发生器 214

本章小结 218

自我检测题 219

习题4 221

第5章 半导体存储器和可编程逻辑器件 226

5.1 半导体存储器分类 226

5.2 只读存储器ROM 227

5.2.1 固定ROM 227

5.2.2 可编程只读存储器(PROM) 230

5.2.3 可擦除可编程只读存储器(EPROM) 231

5.2.4 快闪存储器(Flash Memory) 233

5.3 随机存储器(RAM) 234

5.3.1 静态随机存储器(SRAM) 234

5.3.2 动态随机存储器(DRAM) 237

5.4 存储器扩展及应用 238

5.4.1 位扩展方式 238

5.4.2 字扩展方式 239

5.5 可编程逻辑器件基础 241

5.5.1 PLD的逻辑表示 241

5.5.2 PLD的分类 244

5.5.3 PLD的开发流程 245

5.6 通用阵列逻辑GAL 246

5.6.1 GAL的结构及其工作原理 246

5.6.2 GAL的设计及编程 249

5.7 复杂可编程逻辑器件CPLD 250

5.7.1 Xilinx XC9500系列CPLD简介 250

5.7.2 Xilinx XC9500系列内部结构 250

5.8 现场可编程门逻辑阵列FPGA 253

5.8.1 Xilinx公司的XC4000系列器件的技术性能简介 253

5.8.2 XC4000系列器件的结构体系 253

本章小结 259

自我检测题 259

习题5 259

第6章 脉冲波形的产生与整形 261

6.1 多谐振荡器 261

6.1.1 门电路构成的多谐振荡器 261

6.1.2 石英晶体多谐振荡器 263

6.2 单稳态触发器 265

6.2.1 门电路构成的单稳态触发器 265

6.2.2 集成单稳态触发器 266

6.2.3 单稳态触发器的应用 268

6.3 施密特触发器 269

6.3.1 门电路构成的施密特触发器 269

6.3.2 集成施密特触发器 270

6.3.3 施密特触发器的应用 271

6.4 集成555定时器及其应用 273

6.4.1 电路组成及工作原理 273

6.4.2 集成555定时器的应用 275

本章小结 279

自我检测题 280

习题6 282

第7章 数/模和模/数转换 287

7.1 基本概念 287

7.2 数/模转换器(DAC) 288

7.2.1 二进制权电阻DAC 288

7.2.2 R-2R倒T形电阻网络DAC 289

7.2.3 DAC的主要技术指标 291

7.2.4 集成DAC 292

7.2.5 DAC应用举例 297

7.3 模/数转换器(ADC) 299

7.3.1 模/数转换的基本过程 299

7.3.2 并联比较型ADC 302

7.3.3 反馈比较式ADC 303

7.3.4 双积分型ADC 307

7.3.5 ADC的主要技术指标 309

7.3.6 集成ADC 310

7.3.7 ADC的典型应用 311

7.4 综合应用举例 312

本章小结 314

自我检测题 314

习题7 315

第8章 数字系统分析与设计 316

8.1 数字系统概述 316

8.2 乘法器的原理及设计 317

8.2.1 乘法器工作原理 317

8.2.2 用VHDL描述的乘法器 317

8.3 除法器的原理及设计方法 320

8.3.1 除法器的工作原理 320

8.3.2 用VHDL描述的除法器 323

8.4 简易CPU工作原理及设计方法 326

8.4.1 简易CPU的工作原理 326

8.4.2 用VHDL描述的ALU 329

8.5 数字频率计的原理及设计 333

8.5.1 数字频率计的原理 333

8.5.2 数字频率计的VHDL描述 336

8.6 数字信号发生器的原理及设计 340

8.6.1 数字信号发生器(DDS)的原理 340

8.6.2 数字信号发生器(DDS)的VHDL描述 341

本章小结 344

自我检测题 345

习题8 345

附录A VHDL硬件描述语言 347

A.1 概述 347

A.2 VHDL程序结构 347

A.2.1 实体 347

A.2.2 类属说明和端口说明 348

A.2.3 结构体及其描述方式 348

A.2.4 库、程序包 349

A.3 VHDL中的标识符、数据对象、数据类型及属性 351

A.3.1 标识符 351

A.3.2 数据对象 351

A.3.3 数据类型 352

A.3.4 数据类型的转换 355

A.4 VHDL中的运算符和操作符 355

A.5 VHDL的主要语句及应用 357

A.5.1 进程语句 357

A.5.2 信号赋值语句 357

A.5.3 顺序描述语句 358

A.5.4 COMPONENT语句和COMPONENT INSTANT语句 361

A.6 VHDL中属性的描述及定义语句 362

A.6.1 数值类属性 362

A.6.2 函数类属性 363

附录B 电气图用图形符号二进制逻辑单元 365

B.1 符号的构成 365

B.2 逻辑约定 367

B.2.1 内部逻辑状态和外部逻辑状态 367

B.2.2 逻辑约定 367

B.3 各种限定性符号 368

B.3.1 总限定性符号 368

B.3.2 与输入、输出和其他连接有关的限定性符号 368

B.4 关联标注法 371

B.4.1 关联标注法的规则 372

B.4.2 关联类型 372

B.5 常用器件符号示例 373

附录C 常用逻辑符号对照表 375

附录D 国产半导体集成电路型号命名法 377

D.1 型号的组成 377

D.2 示例 378

参考文献 379

精品推荐